گام نخست سامسونگ برای خداحافظی از آرم؛ کنترلر درایوهای SSD با معماری RISC-V ساخته می‌شوند

دوشنبه 17 فروردین 1405 - 13:15
مطالعه 1 دقیقه
ابعاد و اندازه اس اس دی سامسونگ 980PRO with Heatsink NVMe M.2
سامسونگ با توسعه‌ی کنترلر مبتنی‌بر معماری متن‌باز RISC-V، نخستین گام عملی خود را برای خروج از اکوسیستم گران‌قیمت ARM برداشت.
تبلیغات

سامسونگ در اقدامی مهم و استراتژیک، نخستین قدم‌ها را برای فاصله‌گرفتن از اکوسیستم شرکت آرم برداشت. غول فناوری کره‌ای تراشه‌ی کنترلر جدیدی را برای درایوهای SSD توسعه می‌دهد که بر پایه‌ی معماری متن‌باز RISC-V طراحی شده است.

برای درک بهتر اهمیت موضوع، باید بدانیم که تراشه‌ی کنترلر در واقع به‌عنوان مغز متفکر درایو SSD عمل می‌کند. این قطعه وظیفه‌ی مدیریت انتقال داده‌ها بین کامپیوتر میزبان و حافظه‌ی فلش NAND را بر عهده دارد؛ از سوی دیگر، پردازش‌های جانبی مهمی نظیر تصحیح خطا، جمع‌آوری داده‌های زائد و توزیع یکنواخت داده‌ها در تمام سلول‌های حافظه برای جلوگیری از فرسودگی زودرس نیز توسط همین تراشه انجام می‌شود.

تا پیش از این، سامسونگ در ساخت کنترلرهای SSD خود از مجموعه‌ی دستورالعمل‌های معماری ARM استفاده می‌کرد که پرداخت هزینه‌های سنگین لایسنس را برای شرکت به‌همراه داشت. از سوی دیگر، رقبایی مانند وسترن دیجیتال سال‌هاست که از هسته‌های مبتنی‌بر معماری RISC-V در کنترلرهای خود استفاده می‌کنند؛ بنابراین، با توجه به منطق اقتصادی و کاهش چشمگیر هزینه‌ها، مهاجرت سامسونگ به این معماری متن‌باز تنها نیازمند زمان بود.

نکته‌ی قابل‌توجه این است که سامسونگ طی سال‌های گذشته بارها تلاش کرده بود معماری RISC-V را در سبد محصولات گسترده خود بگنجاند؛ اما هیچ‌یک از تلاش‌های شرکت از مرحله‌ی آزمایش و نمایش اولیه فراتر نرفته بود.

اکنون، درایوهای جدید سری BM9K1 نمایانگر اولین گام عملی و تجاری سامسونگ به‌سوی استفاده از مجموعه‌ی دستورالعمل‌های متن‌باز هستند. این اتفاق می‌تواند نویدبخش احتمالات جذابی در آینده باشد؛ برای مثال، دور از ذهن نیست که در آینده‌ای نه‌چندان دور شاهد تراشه‌های اگزینوس باشیم که به‌جای استفاده از مالکیت معنوی ARM، از هسته‌های پردازشی RISC-V قدرت می‌گیرند.

نظرات